АО «Дизайн Центр «Союз» – ведущий российский дизайн-центр по разработке аналоговых и аналого-цифровых микросхем.
Мы ищем:
- Инженера–верификатора аналого-цифровых схем с опытом работы в САПР Cadence или аналогичных программах.
Что предстоит делать:
- Проводить функциональную верификацию в смешанном моделировании разрабатываемых проектов в САПР Cadence;
- Разрабатывать на SystemVerilog тестовые окружения;
- Разрабатывать RNM модели на SystemVerilog/Verilog-AMS аналого-цифровых схем;
- Составлять отчет о состоянии верификации проекта.
Что требуется:
- Высшее техническое образование
- Знание языка Verilog/SystemVerilog/Verilog-AMS;
- Понимание принципов функционирования аналоговых и цифровых схем.
Дополнительно приветствуется:
- Умение читать англоязычную техническую документацию;
- Опыт верификации аналого-цифровых схем;
- Опыт работы с микроконтроллерами;
- Навыки программирования на Bash, Python, C/С++.
Что предлагаем:
- Бронирование на время работы на предприятии;
- Высокую заработную плату (обсуждается индивидуально и зависит от опыта и квалификации соискателя);
- Гибкий график работы;
- Оформление и социальные гарантии согласно ТК РФ;
- Комфортный, современный офис в г. Зеленограде;
- Просторная комната отдыха со всем необходимым для комфортного отдыха и приема пищи, а в свободное время ждут настольный футбол и крепкий кофе;
- Подключение к системе ДМС (клиники Аксис, Детство плюс, Никор и др.);
- Развитая система наставничества;
- Премии по результатам реализации проектов;
- Компенсацию абонементов в фитнес-клубы, бассейны (все, что связано со здоровым образом жизни).
- Интересные корпоративные мероприятия.
Похожие вакансии
Профильным высшим образованием. Опытом разработки в области PDK от 3 лет. Глубокими знаниями маршрута проектирования аналоговых микросхем в среде Cadence.
Опыт разработки ПО на языках высокого уровня. Опыт разработки кода с применением ООП. Опыт программирования на С++. Знание стека протоколов...
Опыт разработки кода на Verilog/SystemVerilog. Опыт разработки или верификации цифровых схем. Опыт программирования на С/С++. Понимание ООП.
Навыки программирования на C/C++. Представление об ООП, UVM. Представление о маршруте проектирования микросхем. Представление о процессе функциональной верификации.
Опыт верификации и/или разработки RTL либо системного программирования от 3 лет. Знакомство с архитектурой хотя бы одного современного процессора.
